開啟主選單

求真百科

異步計數器是異步時序電路,其主要特點是內部各觸發器的時鐘脈衝端CP不全都連接在一起,因此各觸發器的翻轉時刻有先有後,其輸出可能會產生干擾毛刺現象,但其電路結構簡單。[1]

目錄

異步二進制加法計數器

異步二進制計數器在做加法計數時是以從低位到高位逐位進位的方式T作的。因此,其中的各個觸發器不是同步翻轉的。按照二進制加法計數規則,第i位如果為1,則再加上1時應變為0,同時向高位發出進位信號,使高位翻轉。若使用T'觸發器構成計數器電路,則只需將低位觸發器的Q(或Q)端接至高位觸發器的時鐘輸入端即可實現進位。當低位由1變為0時,Q端的下降沿正好可以作為高位的時鐘信號(若採用下降沿觸發的T'觸發器),或者Q端的上升沿作為高位的時鐘信號(若採用上升沿觸發的T'觸發器)。

異步二進制減法計數器

按照二進制減法計數規則,若低位觸發器已經為0,則再輸入一個減法計數脈衝後應翻轉為1,同時向高位發出借位信號,使高位翻轉。若使用T』觸發器構成計數器電路,則只需將低位觸發器的Q(或Q)端接至高位觸發器的時鐘輸入端即可實現進位。當低位由0變為1時,Q端的下降沿正好可以作為高位的時鐘信號(若採用下降沿觸發的T』觸發器),或者Q端的上升沿作為高位的時鐘信號(若採用上升沿觸發的T』觸發器)。[2]

引腳排列圖和邏輯功能

它由三個JK型觸發器、一個RS型觸發器及幾個附加門組成。R01和R02為異步清零端:S91和S92為異步置9端。整個電路可看作由兩個獨立的計數器組成。計數器I是由一個觸發器構成的一位二進制計數器,其時鐘脈衝端為CP0,狀態輸出端為Q0;計數器II是由三個觸發器構成的五進制異步計數器,它的時鐘脈衝端為CP1,狀態輸出端為Q1Q2Q3。

參考文獻